# Arquitetura de Computadores II -Problemas

## **I/0**

- 1. Nalguns processadores o espaço de endereçagem de memória e dos dispositivos de entradasaída é o mesmo, enquanto que noutros o espaço de endereçamento dos dispositivos de E/S é distinto.
  - a. Quais as designações destas duas alternativas?
  - b. Enumere as vantagens e desvantagens de cada uma das alternativas
  - c. Quando os sinais de leitura (RD) e escrita (WR) de memória estão ligados aos interfaces adaptadores de E/S qual o tipo de sistema usado?
  - d. Qual o tipo de sistema de E/S do MIPS
- 2. Um dado processador tem 8 linhas de interrupção (IRO IR/7) tendo as interrupções de número mais baixo prioridade mais elevada. Não havendo inicialmente interrupções pendentes, ocorre a seguinte sequência de interrupções: 4, 7, 1, 3, 0, 5, 6, 4, 2, 1. Assuma que durante o tratamento de uma interrupção ocorrem dois novos pedidos de interrupção e que, uma vez iniciado, o tratamento de uma interrupção não é interrompido. Por que ordem são os pedidos de interrupção atendidos?
- 3. Num dado processador a mudança de contexto e o início da execução da rotina de tratamento da interrupção consome 1000 ciclos de relógio (e igual numero de ciclos para retomar a execução do programa que estava a ser executado quando ocorreu a interrupção). Por outro lado o *polling* de um dispositivo de E/S consome 500 ciclos. Um dispositivo de E/S ligado ao processador gera 150 pedidos por segundo, em que cada pedido consome 10000 ciclos após a rotina de serviço da interrupção ter iniciado a execução. Quando não estão a ser usadas interrupções o processador interroga o dispositivo cada 0,5ms.
  - a. Quantos ciclos por segundo gasta o processador a atender o dispositivo quando são usadas interrupções?
  - b. Quantos ciclos por segundo são gastos em I/O quando é usado *polling*? (não inclua tempos de mudanca de contexto no cálculo)
  - c. Qual a frequência com que o processador teria de interrogar o dispositivo para que *polling* consumisse tantos ciclos como as interrupções?
- 4. Um dispositivo de E/S transfere 10 MB para a memoria através do bus de E/S que tem uma capacidade de 100 MB/s. Os 10 MB são transferidos como 2500 páginas independentes de 4 kB cada. O processador opera a 200 MHz e são necessários 1000 ciclos para iniciar uma transferência por DMA e 1500 ciclos para responder à interrupção quando a transferência fica concluída. Que fração do tempo do processador é gasta com a transferência de dados com e sem DMA?

# Comunicação com periféricos

- 1. Quantos carateres por segundo podem ser transferidos através de uma linha a operar a 28800 baud nos seguintes modos (carateres representados em 8 bits):
  - a. Transmissão série assíncrona com 2 stop bits
  - b. Transmissão série assíncrona com 1 stop bit
  - c. E se a linha operasse a 115200 baud?
- 2. Esboce o diagrama temporal numa linha assíncrona quando é transmitida a letra E com paridade par (o bit menos significativo é o primeiro a ser transmitido).

### Arquitetura de Computadores II -Problemas

- 3. Desenhe a forma de onda para o SYNC usado por USB e a correspondente codificação NRZI. Explique porque é que o padrão usado para SYNC é adequado para efetuar a sincronização.
- 4. O seguinte fluxo de dados é transmitido por USB: 0111111100100000011111111111111
  - a) Se não fosse usado "bit stuffing", qual seria a forma de onda do código NRZI gerado?
  - b) Quais seria a sequência de bits a transmitir quando é feito o "bit stuffing"?
  - c) Desenhe a forma de onda do código NRZI gerado no caso da alínea anterior.
- 5. O sensor de temperatura TC74 utilizado nas aulas práticas tem interface I<sup>2</sup>C com o endereço 1001AAA (A bits de endereço programáveis).
  - a) Quantos sensores deste tipo é possível ligar a um dado bus I<sup>2</sup>C?
  - b) A um dado bus I<sup>2</sup>C está ligada um TC74com o endereço 1001101. Especifique as tramas que o microcontrolador que atua como bus master envia para ler um novo valor da temperatura e a trama de resposta enviada pelo sensor.
- 6. Numa rede CAN o acesso ao bus utiliza CSMA/CA (Carrier Sense Multiple Access with Collision Avoidance). Explique em que consiste. Porque é que CAN não utiliza CSMA/CD (Collision Detection) usado nas redes Ethernet?

#### Memória Central

- 1. Considere o esquema da figura seguinte.
  - a. Quantas palavras de quantos bits tem a RAM?
  - b. Para escrever na RAM os bits de endereço  $A_0$  ...  $A_{11}$  têm de estar ativados e MS *enabled*. Para isso deve ser colocado HIGH ou LOW? R/W tem de ser mantido constante; a HIGH ou a LOW? OE deve ser HIGH ou LOW? I/O $_0$  ... I/O $_7$  são inputs ou outputs nesta operação?
  - c. Que linhas constituem na figura o bus de control?



2. 0100101111010 é uma palavra de 8 bits com ECC e um bit de paridade. Os bits estão na seguinte ordem:

M8M7M6M5M4M3M2M1C8C4C2C1P.

Está a palavra correta, tem um bit errado ou tem dois bits errados? Se tiver um bit errado corrija-o.

- 3. Um sistema de memória está organizado em 2 bancos, em que um armazena as palavras de endereço par e o outro as de endereço impar. Os bancos têm ligações independentes ao processador, não havendo pois conflitos no bus de memoria. O processador pode executar duas referências à memoria em cada ciclo.
  - Supondo que a latência de cada banco de memória é de 1 ciclo, pelo que os bancos nunca estão ocupados a satisfazer pedidos formulados em ciclos anteriores e que o processador quer sempre executar duas referências à memoria em cada ciclo:
    - a. Qual o número máximo de operações por ciclo que a memória suporta?
    - b. Se o acesso a posições de memoria fosse aleatório (o que é irrealista), quantas operações de memoria executaria em média o processador?
    - c. Se cada banco de memória transfere 8 bytes de dados por acesso e o tempo de ciclo do processador é de 10 ns, qual a taxa máxima de transferência e qual a taxa média, em bytes/s?

### Arquitetura de Computadores II - Problemas

#### Cache

- 1. Descreva as caraterísticas gerais de um programa em que os acessos à memória para dados tenham localidade espacial e localidade temporal muito reduzidas
- 2. Descreva as caraterísticas gerais de um programa em que os acessos à memória para dados tenham elevada localidade temporal e reduzida localidade espacial
- 3. Descreva as caraterísticas gerais de um programa em que os acessos à memória para dados tenham elevada localidade espacial e reduzida localidade temporal
- 4. Descreva as caraterísticas gerais de um programa em que os acessos à memória para instruções tenham localidade espacial e localidade temporal muito reduzidas
- 5. Descreva as caraterísticas gerais de um programa em que os acessos à memória para instruções tenham elevada localidade temporal e reduzida localidade espacial
- 6. Descreva as caraterísticas gerais de um programa em que os acessos à memória para instruções tenham elevada localidade espacial e reduzida localidade temporal
- 7. Considere uma memória de 32 blocos (0 ... 31) e uma cache de 8 blocos (0 ... 7).
  - a. Se a cache for direct-mapped quais os blocos de memoria que mapeiam no bloco 2 da cache?
  - b. Se a cache for *4-way set associative* para que blocos da cache pode ser transferido o bloco 31?
  - c. Na sequência seguinte de referências a blocos de memoria, e assumindo que a cache está inicialmente vazia, qual a primeira referência em que uma cache direct-mapped e outra 4-way set associative diferem?

| Ordem da referência | 1 | 2  | 3  | 4 | 5 | 6  | 7  | 8  |
|---------------------|---|----|----|---|---|----|----|----|
| bloco referenciado  | 0 | 15 | 18 | 5 | 1 | 13 | 15 | 26 |

- 8. Como é que uma cache de dados tira vantagem da localidade espacial das referências?
- 9. A cache C1 é direct-mapped com 16 linhas e uma palavra por linha. A cache C2 é direct-mapped com 4 linhas e 4 palavras por linha. A <u>miss penalty</u> para C1 é de 8 ciclos de relógio e para C2 de 11 ciclos de relógio. Supondo que as caches estão inicialmente vazias, indique:
  - a. uma sequência de referências para a qual C2 tem uma menor <u>miss rate</u> mas gasta mais ciclos em <u>cache misses</u> do que C1.
  - b. uma sequência de referências para a qual C2 tem mais <u>cache misses</u> do que C1.

Use word addresses.

10. Um computador tem uma cache com um tempo de acessso de 10 ns. O tempo de acessso à memória central é de 100 ns. Suponha que a cache hit ratio é 0.9. Qual o tempo de acesso efetivo (EAT) em ns para aceder a uma palavra neste sistema?

### Arquitetura de Computadores II - Problemas

#### Memória Secundária

- 1. Um disco tem uma velocidade de rotação de 15000 rpm, sectores de 512 bytes, 400 setores por trilho e o disco tem 1000 trilhos. O <u>seek time</u> médio é 4 ms. Quer-se transmitir um ficheiro de 1 MByte que está armazenado no disco de forma contígua.
  - a. Qual o tempo de transferência do ficheiro?
  - b. Qual o tempo médio de acesso a este ficheiro?
  - c. Qual o tempo de atraso rotacional?
  - d. Qual o tempo necessário para ler 1 setor?
  - e. Qual o tempo necessário para ler 1 trilho?
- 2. Um disco magnético com 5 pratos tem 2048 trilhos por prato, 1024 setores por trilho (número fixo de sectores/trilho), e sectores de 512 bytes. Qual a capacidade total da unidade de disco?
- 3. Os discos de estado sólido (SSD) usam memória flash.
  - a. O que distingue a memoria flash da memoria RAM?
  - b. Quais os tipos de memoria flash? Que outros tipos de utilização têm para alem da serem a tecnologia usada nos SSD?
  - c. Porque é que numa memória flash a escrita é mais lenta do que a leitura?
  - d. Quais as principais vantagens que apresentam os SSD sobre os discos magnéticos (HDD)?